本发明公开提供了一种基于DQS恢复时钟的多Die封装Nand Flash的读数据方法,包括以下步骤:将读DQS信号和经IDELAY延迟的DQ信号作为数据输入串并转换单元ISEREDES;确保各个Die读DQS信号频率相同,在FPGA内部生成时钟对DQS进行采样,通过遍历采样时钟的不同相位来确定读取各个Die时采样时钟的最佳相位;对FPGA输出至各个Die的RE信号进行延时调整,使各个Die共享同一个读数据采样时钟;调整IDELAY抽头系数,以确定在读取各个Die时各DQ信号的最佳延时。本发明的一种基于DQS恢复时钟的多Die封装Nand Flash的读数据方法,有效提高读数据通道的IO速率,同时使时序更容易收敛;节约时钟资源并且降低带宽损失;能够降低亚稳态发生的概率,提高传输的可靠性。
上海大学
曹炳尧 | 谭家乐 | 张倩武 | 宋英雄 | 张俊杰 | 李迎春 | 陈健
